检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:戴鹏[1] 魏来[1] 辛灵轩[1] 王新安[1] 张兴[1]
机构地区:[1]北京大学深圳研究生院集成微系统科学工程与应用重点实验室,深圳518055
出 处:《北京大学学报(自然科学版)》2011年第2期231-237,共7页Acta Scientiarum Naturalium Universitatis Pekinensis
基 金:863计划(2009AA01Z127)资助
摘 要:针对可重构处理器ReMAP(reconfigurable multimedia array processor)面向视频高清编解码提出的灵活互联、计算资源密集、易于扩展的结构优化需求,提出了一个基于模块化分层设计、时钟周期精确的可重构处理器仿真平台ReSim。该仿真器基于3级软件框架层次搭建,设计了可快速仿真多种互联结构的互联模块、多种计算模型的控制模块等模块化功能单元,结合时钟驱动模块对全局系统结构的运行驱动,可快速搭建可重构处理器的目标仿真模型,验证其正确性和有效性,精确评估计算性能,具有可视化、易于调试的特点。经实际测试表明,ReSim对可重构处理器ReMAP-2架构的系统评估与验证予以良好的支持。A hierarchically modularized design based clock accurate simulator platform ReSim is proposed for the flexible interconnection, expandability and dense computational characteristics of reconfigurable processor ReMAP. The simulator is designed under three hierarchy software framework, which contains interconnect modules to accelerate various interconnection architecture evaluation, control modules to simulate different compute model. The simulator can quickly establish the reconfigurable processor model and test the function validity of processor architecture, as well as evaluating the performance under the control of clock driving module for the whole system. The result shows that ReSim can support the evaluation and simulation of the reconfigurable processor architecture ReMAP-2 effectively.
关 键 词:仿真器 时钟精确 可重构处理器 指令集 计算模型
分 类 号:TP332[自动化与计算机技术—计算机系统结构]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.222