检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]南京邮电大学自动化学院,江苏南京210003
出 处:《计算机技术与发展》2011年第4期223-226,共4页Computer Technology and Development
基 金:江苏省高校自然科学基金项目(08KJD510012)
摘 要:提出了一种新的基于DSP与CPLD的液晶显示驱动设计方法。该方法针对高速DSP与低速LCD通信过程中经常出现的时序不匹配的问题,利用CPLD提出了一种合理的解决方案,并给出了这种解决方案基本的硬件电路连接方式及DSP与CPLD上的部分程序代码,且进行了逻辑时序分析。将CPLD作为高速DSP与低速LCD之间通信的桥梁,有效地减小了低速外设对高速处理器的影响,实现了低速外设与高速处理器之间的高速、大数据量传输。该设计方法已在实际应用中取得成功。A new method of designing LCD driver based on DSP and CPLD is introduced.Aiming at the issue of timing mismatch in the communication between DSP and LCD,a reasonable solution is proposed by using CPLD.For this solution the basic hardware interface circuit and part of the program on the DSP and CPLD is given,and the logic timing is also analysed.By using CPLD as a bridge between high-speed processor and low-speed peripherals the effects low-speed peripherals to high-speed processor is reduced effectively and high-speed,large amount of data transmission is realized.This method has been success in the practical applications.
分 类 号:TP39[自动化与计算机技术—计算机应用技术]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.63