检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:龚帅帅[1] 吴晓波[1] 孟建熠[1] 丁永林[1]
机构地区:[1]浙江大学超大规模集成电路设计研究所,浙江杭州310027
出 处:《浙江大学学报(工学版)》2011年第3期467-471,502,共6页Journal of Zhejiang University:Engineering Science
基 金:国家自然科学基金资助项目(90707002;60906012)
摘 要:针对现代嵌入式处理器中指令高速缓存功耗显著的问题,提出一种基于Cache行间访问历史链接关系的指令高速缓存低功耗方法.通过创建独立可配置的顺序及跳转链接表项,利用链接表项中缓存的历史信息,消除Cache行间访问时对标志位存储器和冗余路数据存储器的访问功耗.进一步提出可复用的链接状态单元,克服了传统方法中由于缓存缺失引起的清空和重建链接表项的缺陷,显著降低了指令高速缓存访问功耗.实验表明,与传统指令高速缓存相比,本方法在取指单元面积仅增加1.35%的情况下,可平均减少标志位存储器访问次数96.38%.A low power instruction cache accessing method based on inter-line linking history was proposed to reduce the power dissipation of instruction cache,which is more significant in modern embedded processor.By creating configurable sequential and jumping linking table(SJLT),this method eliminates the inter-line accessing power of tag and redundant data memory.Moreover,a reusable linking status unit(LSU) is also created to solve the linking table flush and reconstruction problem caused by cache miss in the traditional methods.Utilizing both SJLT and LSU effectively,significant reduction on dynamic power consumption was successfully achieved.Experimental results showed that,in comparison with the traditional instruction cache,the novel method reduced 96.38% of the tag access with only 1.35% area increment of instruction fetch unit.
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:3.145.26.35