存储级并行与处理器微体系结构  

Memory-Level Parallelism and Processor Microarchitecture

在线阅读下载全文

作  者:谢伦国[1] 刘德峰[1] 

机构地区:[1]国防科学技术大学计算机学院,长沙410073

出  处:《计算机学报》2011年第4期694-704,共11页Chinese Journal of Computers

基  金:国家自然科学基金(61070036)资助

摘  要:随着处理器和主存之间性能差距的不断增大,长延迟访存成为影响处理器性能的主要原因之一.存储级并行通过多个访存并行执行减少长延迟访存对处理器性能的影响.文中回顾了存储级并行出现的背景,介绍了存储级并行的概念及其与处理器性能模型之间的关系;分析了限制处理器存储级并行的主要因素;详细综述了提高处理器存储级并行的各种技术,进行了分析比较;最后分析讨论了该领域研究存在的问题和进一步的研究方向.As the gap between processor and memory performance increases,performance loss due to long-latency memory accesses become a primary problem.Memory-level parallelism(MLP) improves performance by accessing memory concurrently.In this paper,the authors review MLP's background,then give an introduction of the conception of MLP and the relation between MLP and processor performance model,and analyze the main limitation to the processor's MLP,emphatically detail all kinds of technologies to improve processor's MLP,at last,summarize the current existing issues,and provide some further interesting directions.

关 键 词:存储级并行 微体系结构 Runahead 检查点 值预测 

分 类 号:TP393[自动化与计算机技术—计算机应用技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象