一种基于ME算法的RS译码器VLSI高速实现方法  被引量:1

A VLSI Design of High-Speed Reed-Solomon Decoder Based on the ME Algorithm

在线阅读下载全文

作  者:马健[1] 王卫民[1] 

机构地区:[1]空军工程大学工程学院,陕西西安710038

出  处:《电子科技》2011年第4期17-19,共3页Electronic Science and Technology

摘  要:针对ME算法VLSI结构进行了分析,提出ME算法的流水线及最小化VLSI结构,以满足数据处理速率不断提高的需求。并利用该算法实现结构设计了一种低资源占用率、低成本的高速RS译码器。逻辑综合及仿真结果表明,基于A ltera公司Cyc loneII系列FPGA的RS(255,239)译码器,工作时钟达210 MHz,可满足数据速率1.68 Gb.s-1的编译码要求。Based on an analysis of the ME algorithm's VLSI architecture,this paper proposes a Reed-Solomon decoder using pipelining and minimized architecture of modified Euclid algorithm to meet the demand of ever higher data rate in certain applications.The synthesis results show that this architecture can make RS(255,239) decoder operate at a higher clock frequency of 210 MHz in the Altera's Cyclone Family FPGA implementation and its data processing rate is 1.68 Gb·s-1.

关 键 词:RS码 ME算法 钱搜索算法 Forney算法 

分 类 号:TP301.6[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象