RS(31,27)高速编译码器的FPGA实现  被引量:1

Implementation of High-speed Reed-Solomon Coder and Decoder Based on FPGA

在线阅读下载全文

作  者:雷庭庭[1] 李文辉[1] 

机构地区:[1]电子科技大学,四川成都611731

出  处:《电子质量》2011年第5期1-3,共3页Electronics Quality

摘  要:RS码是目前最有效、应用最广泛的差错控制编码方法之一。该文深入研究了RS编解码的原理,对相关算法进行优化,并在FPGA上实现了(31,27)编解码器。由仿真结果验证了该编解码器占用系统资源少,运行时间快,能够满足通信系统上的要求。RS code is one of the most effective and widely used method of error control coding.This article studies the RS encoding and decoding principles deeply,and optimites the related algorithm.At last,we implemented the RS(31,27) codec on the FPGA.The simulation results show the codec takes less system resources,and run in less time,so it can meet the requirements of communication systems.

关 键 词:RS译码 BM算法 Chien搜索 现场可编程门阵列(FPGA) 

分 类 号:TN791[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象