基于PCI9054与FPGA的高速低电压差分信号接收器设计  被引量:3

PCI9054 with the FPGA-based High-speed Low-voltage Differential Signal Receiver Design

在线阅读下载全文

作  者:赵巨兴[1] 王民钢[1] 樊英平[1] 

机构地区:[1]西北工业大学飞行控制与仿真技术研究所,西安710072

出  处:《现代科学仪器》2011年第2期33-35,共3页Modern Scientific Instruments

摘  要:在图像处理和一些特殊应用中,需要在较远距离上高速传输数据,现有的标准串行接口无法同时满足传输距离和传输速率的要求,因此需要设计一种新的高速串行通信方案。本文基于PCI总线较高的数据吞吐率,设计了一种以PCI9054为桥接芯片,FPGA为局部总线控制器,高速双端口RAM为接收缓冲器并采用中断与DMA传输方式相结合的高速低电压差分信号(LVDS)实现方案,通过实验验证,该方案通信速率达到了50Mb/s。The image processing and some special applications require the data transmission of high-speed and distance, but the standard serial interface can not satisfies the requirement at once, a new design of high-speed serial communication is necessary. A design based on the property of high-speed transmission of PCI bus is given by this paper, it used PCI9054 as bridge chip ,FPGA as local bus controller ,high-speed double-port RAM as a buffer ,and adopted high-speed LVDS transmission which used interrupt and DMA mode ,the experiments showed that communication speed can reach 50Mb / s.

关 键 词:PCI总线 FPGA DMA LVDS 

分 类 号:TN851[电子电信—信息与通信工程]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象