检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:张振东[1] 吴斌[1] 朱勇旭[1] 周玉梅[1]
机构地区:[1]中国科学院微电子研究所,北京朝阳区100029
出 处:《电子科技大学学报》2011年第3期383-387,共5页Journal of University of Electronic Science and Technology of China
基 金:国家科技重大专项(2009ZX03007-002);国家自然科学基金(60976022)
摘 要:对IEEE 802.11n协议中交织与解交织的置换规律进行了研究,提出一种支持该协议全部36种交织模式的交织器硬件结构。设计技术包括:合并三次置换为一次写、读数据操作;利用置换的循环特性设计优化电路代替复杂的计算公式,产生多模地址及复用交织与解交织。FPGA实现及ASIC综合仿真结果说明,该结构相对于已有的设计能够获得更高的速度并减少芯片面积与功耗开销。在SMIC 0.13μm CMOS工艺下其综合的最高工作频率为400 MHz,对应的功耗为10.8 mW,面积为0.066 7 mm2。In the multiple-input multiple-output(MIMO) orthogonal frequency-division multiplexing based systems,interleaver and deinterleaver with multi-mode and high-speed are required.In this paper,a novel 36-mode interleaver fully compliant to IEEE 802.11n wireless local area network(WLAN) protocol is presented.Three design techniques are proposed: merging permutations,replacing arithmetic expressions with optimized circuits,and multiplexing interleaver/deinterleaver.The proposed design is implemented in both FPGA and ASIC.It achieves a reduction of silicon area and power consumption when compared with other similar works.In SMIC 0.13 ?m CMOS technology,the maximal operating frequency is synthesized 400 MHz and the corresponding power dissipation is 10.8 mW.The core size is 0.066 7 mm2.
分 类 号:TN911[电子电信—通信与信息系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.175