基于FPGA和2位串行分布式算法的实时高速二维DCT/IDCT处理器研制  被引量:2

A REAL-TIME 2-D DCT/IDCT PROCESSOR USING FPGAs

在线阅读下载全文

作  者:向晖[1] 滕建辅[1] 王承宁[1] 

机构地区:[1]天津大学电子信息工程学院,天津300072

出  处:《电子科学学刊》1999年第6期797-805,共9页

摘  要:本文在W.Li(1991)循环斜卷积算法和分布式算法的基础上,通过软件模拟和具体硬件设计,利用FPGA完成了可用于高清晰度电视核心解码器及其它信号与信息处理系统的8×8二维DCT/IDCT处理器的全部电路设计工作。它采用一根信号线控制计算DCT/IDCT,其输入、输出为12位,内部数据线及内部参数均为16位。Based on the skew-circular convolution distributed algorithm presented by W.Li(1991). A 8×8 2-D DCT/IDCT processor has been designed using FPGAs, which can be used for HDTV's decoder or other signal and information processing systems. It can be used to calculate either DCT or IDCT depending on a single control line. AM of the input/output are 12-bit and the internal data bus and internal parameters are 16-bit.

关 键 词:二维DCT/IDCT 处理器 分布式算法 

分 类 号:TP332.03[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象