基于现场可编程门阵列的RISC处理器设计  被引量:1

Design of Reduced Instruction Set Computer Processor Based on Field Programmable Gate Array

在线阅读下载全文

作  者:东野长磊[1] 

机构地区:[1]山东科技大学信息科学与工程学院,山东青岛266510

出  处:《计算机工程》2011年第11期242-244,共3页Computer Engineering

基  金:国家"863"计划基金资助重点项目(2009AA062701);山东科技大学"群星计划"基金资助项目(qx104011)

摘  要:基于现场可编程门阵列(FPGA)平台,设计嵌入式精简指令集计算机(RISC)中央处理器(CPU)。参考无内部互锁流水级微处理器(MIPS)指令集制定原则设计CPU指令集,通过分析指令处理过程构建嵌入式CPU的5级流水线,结合数据前推技术和软件编译方法解决流水线相关性问题,并实现CPU的算术逻辑单元、控制单元、指令cache等关键模块设计。验证结果表明,该嵌入式RISC CPU的速度和稳定性均达到设计要求。This paper designs a embedded Reduced Instruction Set Computer(RISC) Central Processing Unit(CPU) based on Field Programmable Gate Array(FPGA) platform.The instruction set is designed refer to Microprocessor without Interlocked Pipeline Stage(MIPS) instruction set principle.By analyzing the process of each instruction,the 5-stage pipeline of embedded CPU is built.It adopts data forwarding technology and software compiler method to solve pipeline-related problem.The key modules of CPU: Arithmetic Logic Unit(ALU),control unit,instruction cache are designed.Verification results show that the embedded RISC CPU speed and stability meet the design requirements.

关 键 词:现场可编程门阵列 精简指令集计算机处理器 流水线相关性 算术逻辑单元 

分 类 号:TP332.3[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象