检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:杨哲[1] 张萍 马佩军[1] 李康[1] 史江一[1] 舒保健[3]
机构地区:[1]西安电子科技大学微电子学院国家集成电路人才培养基地,西安710071 [2]西安长庆油田通信处,西安710018 [3]中兴通讯股份有限公司,广东深圳518057
出 处:《电子器件》2011年第3期307-311,共5页Chinese Journal of Electron Devices
基 金:高性能网络处理器设计与研究
摘 要:设计了一款针对XDNP系统的总线仲裁器。该仲裁器是基于动态混合优先级算法而设计的。依据主设备访问不同从设备的任务,调整自身的优先级,极大提高了总线系统的传输效率。该总线仲裁器采用自顶向下的设计方法,采用CrossbarSw itch(纵横交换)和共享总线相结合的连接方式。与其他两种仲裁器(循环优先级仲裁器和静态混合优先级仲裁器)通过在modelsim以及FPGA平台验证XDNP系统针对IP包的转发处理,做了性能对比,得出了该仲裁器在保证各个主设备使用总线时体现了更好的公平性和优先性。Based on dynamic hybrid priority algorithm,a bus arbiter has been designed for system of XDNP.According to the master access authorization slaves,the bus arbiter adjusts its own priority,greatly improving on the bus transmission efficiency.The bus arbiter supports the design method of top-down,the bus connection of Crossbar Switch and shared bus.It had been verified in modelsim and FPGA for IP-packet processing in the system of XDNP.Comparing it with other bus arbiters(cyclic priority arbiter and static hybrid arbiter),the bus arbiter shows its fair quality and takes priority to the applications.
分 类 号:TN43[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.79