面向序列密码的抽取与插入单元可重构设计研究  被引量:9

Research on reconfigurable extract and insert units targeted at stream cipher algorithms

在线阅读下载全文

作  者:徐建博[1] 戴紫彬[1] 李伟[1] 苏阳[1] 

机构地区:[1]解放军电子技术学院,河南郑州450004

出  处:《电子技术应用》2011年第7期65-67,74,共4页Application of Electronic Technique

摘  要:研究了抽取与插入单元的基本原理,提出了一种可重构的抽取与插入硬件电路,并对核心模块控制信息生成电路进行了深入研究。可重构硬件电路通过配置能够灵活高效地实现32 bit、64 bit、128 bit、256 bit等位宽抽取与插入操作。该设计在Altera公司的FPGA上进行了功能验证,并在Synopsys公司的Design Compiler上进行了逻辑综合、优化。结果表明,在CMOS 0.13μm工艺下,可重构移位单元硬件架构核心频率可以达到350 MHz。This paper presents a high-performance and flexible reconfigurable methodology for extract and insert units by studying the fundamental principle. The reconfigurable extract and insert units are designed to sustain variety data widths operations, such as 32 bit,64 bit,128 bit,256 bit. The design has been realized using Altera's FPGA and synthesized and optimized on Synopsy's Design Compiler .The result proves that the maximum frequency can achieve 350 MHz on 0.13 p,m CMOS technology.

关 键 词:抽取 插入 可重构 控制信息生成 

分 类 号:TN492[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象