基于TLM2.0的SPARC事务级建模  被引量:2

Transaction Level Modeling of SPARC Based on TLM2.0

在线阅读下载全文

作  者:周海洋[1,2] 葛宁[1] 于立新[2] 李玉红[2] 

机构地区:[1]清华大学电子工程系,北京100084 [2]北京微电子技术研究所,北京100076

出  处:《计算机工程》2011年第14期248-250,253,共4页Computer Engineering

摘  要:为提高可扩展处理器体系结构(SPARC)的设计抽象层次和仿真速度,设计一种符合第8版SPARC(SPARC V8)的事务级模型。该模型基于TLM2.0标准,采用解释型指令集仿真方法实现程序执行。通过构建验证环境,证明该事务级模型能够正确运行并跟踪SPARC V8程序,仿真速度比寄存器传输级提高2个数量级。In order to raise the level of design abstraction and simulation speed of Scalable Processor Architecture(SPARC) processor, a SPARC V8 processor Transaction Level Model(TLM) is designed in this paper. This model is based on TLM2.0 standard and interpretive instruction set simulation technology. Results of the test show that the model can execute and trace SPARC V8 programs exactly and the simulation speed of it is improved two orders of magnitude than Register Transfer Level(RTL) design.

关 键 词:可扩展处理器体系结构 事务级模型 指令集仿真 仿真速度 寄存器传输级 

分 类 号:N945[自然科学总论—系统科学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象