检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:夏银水[1] 储著飞[1] 王伦耀[1] Hung William N N Song Xiao-yu
机构地区:[1]宁波大学信息科学与工程学院,宁波315211 [2]Synopsys Incorporation,MountainView,California,USA [3]Portland State University,Portland,Oregon,USA
出 处:《电子与信息学报》2011年第7期1733-1737,共5页Journal of Electronics & Information Technology
基 金:国家自然科学基金(60871022,61041001);浙江省自然科学基金(Z1090622,Y1080654)资助课题
摘 要:针对纳米CMOS电路连通域结构约束,该文提出了基于逻辑复制方法的电路等效变换技术以降低电路映射复杂性。首先通过对电路中所有的门扇出值进行排序来选定基准高扇出值;然后对于高扇出门单元通过二次方程式计算变换前后复杂度,对复杂度降低的高扇出门单元执行逻辑复制并进行扇出分割。与传统插入反相器方法网表转换法比较,结果表明使用该文提出的方法电路不仅更快速地被映射到纳米混合电路单元上,而且具有更好的时延特性。Regarding the connectivity domain constraint in nano-meter circuit architecture,this paper proposes a circuit equivalent transformation method based on logic replication for reducing mapping complexity.The fanout degrees of all gates in a circuit are recorded and sorted to select the reference of high fanout value.Then a quadratic equation is formulated to evaluate whether the mapping complexities of the gates are reduced.Finally,the gate which has fanout degree larger than the reference high fanout value will be replicated if the complexity degree is reduced.The proposed method can not only make circuits easily to map,but also achieve better timing than buffer insertion.
分 类 号:TN402[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.222