基于HDL仿真的同步时序电路演化方法  被引量:1

Synchronous Sequential Circuit Evolution Method Based on HDL Simulation

在线阅读下载全文

作  者:娄建安[1] 崔新风[1] 张之武[1] 褚杰[2] 

机构地区:[1]军械工程学院电气工程系,石家庄050003 [2]军械工程学院静电与电磁防护研究所,石家庄050003

出  处:《计算机工程》2011年第18期249-251,共3页Computer Engineering

摘  要:时序电路存在反馈环,不便于电路描述和软件仿真,很难进行演化。为此,以D触发器和逻辑门为基本单元,构建描述时序电路的全向连接电路网络模型。建立电路编码、电路拓扑与硬件描述语言(HDL)代码文件之间的映射关系,设计由电路编码获取相应HDL代码的方法,利用批处理技术实现电路评估过程的自动运行。四倍分频器电路演化实验结果验证了该方法的可行性与有效性。In the research of digital circuit evolution,sequential circuit evolution is very hard task because it is inconvenient to be described and simulated for the existence of feedback loop.In this paper,a single-layered fully-connected circuit network model is constructed using D flip-latch and logic gate as the basic element,and the one-to-one mapping existed in the mathematical encoding,circuit topology,and HDL file is established.The method to obtain Hardware Description Language(HDL) file according to circuit encoding is designed,the circuit evaluation process was automated by using of batch processing technology.Experiment of fourfold frequency divider proved the feasibility and validity of the method.

关 键 词:外部演化 同步时序电路 电路仿真 硬件描述语言 进化策略 

分 类 号:TP302.1[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象