基于FPGA的高性能计算中全局流水的研究  被引量:3

Research of pipeline with FPGA in HPC

在线阅读下载全文

作  者:朱永华[1] 朱聪[1] 郑衍衡[1] 

机构地区:[1]上海大学计算机工程与科学学院,上海200072

出  处:《计算机工程与设计》2011年第10期3382-3385,3390,共5页Computer Engineering and Design

基  金:上海市重点学科建设基金项目(J50103)

摘  要:针对FPGA的全局流水进行了研究,采用CPU+FPGA的混合架构,论证了FPGA实现全局流水的优越性:使用FPGA进行全局流水可以在CPU处理过程中减少FPGA等待时间,提高FPGA的利用率;可以减少FPGA与CPU之间的通信量以及程序在CPU端的存储开销;可以均衡CPU负载,使得CPU有空闲时间处理其它任务。用N-Body的FMM算法作为例子,对优越性分别作了分析,并设计了实验方案,实验结果表明了FPGA实现全局流水的优越性。The pipeline with FPGA is studied, the advantage of the pipeline with FPGA: reduction on the spare time of FPGA whenCPU processing, decreasing amounts of communication between FPGA and CPU, balancing the load of CPU in order to save the power ofCPU. An experiment scheme with FMM algorithm is designed and run on CPU+FPGA heterogeneous architecture. Finally, the result of experiments prove the advantage of pipeline with FPGA.

关 键 词:全局流水 异构体系结构 现场可编程门阵列 多体问题 快速多极算法 

分 类 号:TP391.9[自动化与计算机技术—计算机应用技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象