检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:黄勇[1] 卢安军[1] 王信杰[1] 谭大祝[1]
机构地区:[1]湖北民族学院信息工程学院,湖北恩施445000
出 处:《湖北民族学院学报(自然科学版)》2011年第3期311-315,319,共6页Journal of Hubei Minzu University(Natural Science Edition)
基 金:湖北省自然科学基金项目(2010CDB00901);恩施州科技局2010年指导性项目;湖北民族学院大学生创新项目(2011B006)
摘 要:同步动态随机存储器(SDRAM)在数据采集和图像处理等方面有着重要和广泛的应用,但是其读写逻辑和控制电路复杂.针对上述问题,提出了一种通用的SDRAM控制器设计方案,以提高SDRAM的读写效率和利用率.采用了Verilog语言在xilinx Spartan-3系列的FPGA芯片K4S643232H上实现了该控制器设计.实验结果表明,本控制器能够较好的完成SDRAM的读写控制,具有读写效率较高、接口电路简单等优点.Synchronous dynamic random access memory(SDRAM) is extremely important and widely used in the data acquisition and image processing,but the read-write logic and control circuit are complex.In order to solve these problems,this paper puts forward a general SDRAM controller,which can simplify some interface timing and improve the read-write efficiency and utilization rate of SDRAM.Verilog language is used in the chip of xilinx Spartan-3A FPGA K4S643232H to achieve it.The experimental results show the controller can realize read-write control over SDRAM,with high read-write efficiency and simple interface circuit.
分 类 号:TP333.8[自动化与计算机技术—计算机系统结构]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.33