IPSec加密芯片中AES加密核的设计与FPGA实现  被引量:6

Design and FPGA Implementation of AES Encryption Chip for IPSec

在线阅读下载全文

作  者:周洁[1] 慕德俊[1] 宋利军[1] 

机构地区:[1]西北工业大学自动化学院,陕西西安710072

出  处:《测控技术》2011年第9期60-63,共4页Measurement & Control Technology

基  金:国防基础科研计划资助项目(CZT20061361)

摘  要:为了提高IPSec加密芯片中AES加密核的数据处理速度,提出一种AES算法的FPGA改进结构。在对AES算法分析的基础上,优化了列混合运算模块,降低系统硬件资源消耗;提出两级内部流水结构,进一步缩短关键路径,提高系统运行时钟频率。仿真和实测结果表明:优化后AES核可以稳定工作于100 MHz,吞吐量提高为原来的1.5倍,达到1.24 Gb/s,显著提高了IPSec协议的处理速度,可满足千兆以太网加解密传输需求。An improved hardware unit based on field programmable gate array(FPGA) is proposed to promote processing speed.The mixcolumn module is optimized based on the analysis of AES and the system hardware resources are reduced.Moreover,two-stage pipeline is built.Therefore,key route is shortened further.The simulation and test results show that AES core could operate stably at 100 MHz and throughout rate increases by 50%,reaching 1.24 Gb/s.Processing speed of the IPSec is improved greatly,which can meet data transmitting requirement on Gigabit Ethernet.

关 键 词:IPSEC AES FPGA 两级流水线 列混合 

分 类 号:TP309.7[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象