ITU-T J.83B系统中RS编码器的设计与FPGA实现  

The Design Andlmplementation of RS Coder Based on FPGA in ITU-T J.83B System

在线阅读下载全文

作  者:张燕[1] 

机构地区:[1]电子科技大学电子工程学院,四川成都611731

出  处:《电子质量》2011年第10期8-9,19,共3页Electronics Quality

摘  要:该文详细研究了ITU-T J.83B系统中RS(128,122)的工作原理,结合有限域上的乘加运算及常用实现方法,设计了符合此系统的RS编码器结构。采用Verilog语言编写RS编码器的实现代码并在MODELSIM中完成功能仿真,并进行验证。最后用ALTERA公司的FPGA芯片进行了实现,给出结果分析。This paper researched on the theory of the RS(128,122) code in ITU-T J.83B system.The coder structure of the RS code based on multiplication and addition in Galois Field is analyzed and designed.Using Verilog language code RS implementation code and complete function simulation in MODELSIM.An experimentation has been made using ALTERA's FPGA chip.At last,the result comparison and analyzation was given.

关 键 词:RS编码 有限域乘法 FPGA 

分 类 号:TN791[电子电信—电路与系统] TN762

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象