基于射极耦合逻辑的数字延迟系统  

An emitter coupled logic based digital delay system

在线阅读下载全文

作  者:王忠民[1] 赵鑫[1] 王丰贵[1] 张延波[1] 杨传法[1] 张琳[1] 

机构地区:[1]山东省科学院自动化研究所,山东济南250014

出  处:《山东科学》2011年第5期22-25,共4页Shandong Science

摘  要:利用射极耦合逻辑(ECL)转换速度快、延迟小、可靠性强等特点,提出了一种新颖的数字延迟系统实现方案。现场可编程门阵列(FPGA)输出的LVTTL电平信号作为系统的输入触发信号,经过电平转换传输给8位数字可编程延迟芯片AD9500。AD9500的延迟输出再经过电平转换,以LVTTL电平信号作为系统终端的输出形式。在信号传输过程中,系统采用差分方式,并对传输信号做了端接处理,增强了高速信号的抗干扰性。测试结果显示系统实现了分辨率为100 ps的数字延迟。This paper presented a novel digital delay system based on such positives as high conversion rate, low delay and high reliability of emitter coupled logic (ECL). The LVTTL signal ,which was the output of FPGA and served as the input trigger signal, was transmitted to AD9500 after level conversion. The delayed output signal of AD9500 was converted back to LVTTL signal to be the ouput signal of the system terminal. Differential signal served as the input of the system, and terminal circuit was employed to process the transmitted signal. Test results show that the system achieves a delay resolution of 100 ps.

关 键 词:数字延迟 射极耦合逻辑 AD9500 

分 类 号:TP273.2[自动化与计算机技术—检测技术与自动化装置]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象