检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:汪媚[1]
出 处:《通信技术》2011年第10期83-85,87,共4页Communications Technology
摘 要:数字下变频器(DDC,Digital Down Converter)是GSM-R直放站的重要组成部分,它将高速采样的数字中频信号下变频到基带,然后进行抽取,低通滤波。利用FPGA的芯片特性以及先进的软件分析和实现工具,实现了基于FPGA的数字下变频,重点研究了数字下变频器的数控振荡器NCO和多级滤波器的原理和硬件设计仿真,通过FPGA芯片Virtex-4XC4VSX35设计实现了适用于GSM-R直放站的数字下变频器,并对其进行了硬件仿真与验证,结果表明提出的方案正确可行,在工程应用中具有一定的参考价值。DDC(Digital Down Converter) is an important part of GSM-R repeater,which lets the high-speed-sampled digital signals down-converted to base band,and then implements extraction,and low-pass filtering.A DDC module is implemented by FPGA chip and advanced software analysis and implementation tools.This paper focuses on the principle and hardware design of NCO part and FIR decimation filter part of Digital Down Converter.Digital Down Converter suitable for GSM-R repeater is implemented in FPGA chip Virtex-4 XC4VSX35.The hardware simulation and verification indicate that the proposed scheme in this paper is of great reference value in the engineering application.
关 键 词:数字下变频 直放站 数控整荡器 现场可编程门阵列
分 类 号:TN914.42[电子电信—通信与信息系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:18.191.136.109