一种H.264去块效应滤波器的硬件结构  

An efficient hardware architecture for H.264 deblocking filter

在线阅读下载全文

作  者:顾梅花[1,2] 姜婵[2] 

机构地区:[1]西安工程大学电子信息学院,陕西西安710048 [2]西安理工大学自动化与信息工程学院,陕西西安710048

出  处:《西安工程大学学报》2011年第5期702-707,共6页Journal of Xi’an Polytechnic University

基  金:陕西省教育厅专项科研项目(2010JK558)

摘  要:为平衡边界处理中数据依赖关系与宏块滤波速度的矛盾,提出一种H.264去块滤波的硬件结构,48条边界按照一种有效的顺序流水线处理,2个像素样本行数据并行滤波计算;滤波计算过程分为5个阶段,各阶段之间采用流水线结构,很好地平衡了各个阶段的操作过程.在SMIC0.13μm CMOS工艺库下的综合结果表明,电路在300MHz的时钟频率下消耗12.33×103个逻辑门,对于分辨率为3 840×2 160的超高清视频,处理速度可以达到86帧/s,可以满足其实时编码需求.A hardware architecture for H. 264 deblocking filter is proposed, in order to balance the conflict between the dependency relationship of adjacent data and the processing speed, the 48 edges are processed in pipeline with an effective order; the data from two pixel-lines are filtered in parallel. In addition, a 5-stage pipelined structure is employed by the filtering computation to balance the operation procedure of each stage. While working at eloek frequency of 300 MHz, synthesized under 0. 13 Ixm CMOS standard cell technology, the proposed architecture can process the picture of 3 840 × 2 160 with 86 frame/s, which easily meets the throughput requirements of real time coding, while consumes only 12. 33 × 103 gates.

关 键 词:H.264 去块滤波 硬件结构 

分 类 号:TP37[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象