6GHz新型高速低功耗分频器  被引量:1

6 GHz Novel High-Speed Low-Power Frequency Divider

在线阅读下载全文

作  者:左红建[1] 郭阳[1] 马卓[1] 

机构地区:[1]国防科技大学计算机学院,湖南长沙410073

出  处:《微电子学与计算机》2011年第11期1-4,9,共5页Microelectronics & Computer

基  金:国家自然科学基金项目(61070036)

摘  要:高速数字分频器在基于锁相环的时钟产生电路中具有广泛的应用.在典型D触发器的基础上,文中提出了一种可响应6GHz输入时钟的改进型二分频结构,并实现了2~256连续分频的新型吞脉冲多模分频器.新型分频器结构简单并且不需要双模预分频单元,功耗和面积开销大幅度的降低.基于65nm CMOS工艺设计实现了该高速分频器,版图后仿真结果表明,分频器功能正确,且工作于6GHz时功耗不大于1.3mW.High speed frequency divider is widely used in PLL--based frequency synthesizers. A configurable pulse --swallow divider with the range from 2 to 256 is presented in this article. The divider based on an improved divided --by--2 architecture without any conventional dual--modulus prescaler is designed to reduce power consumption and chip area. Implemented in 65nm CMOS process, post--layout simulation results show that the divider can work as high as 6GHz stably while the max power dissipation is no greater than 1.3mW.

关 键 词:多模分频器 低功耗 高速数字电路 65nmCMOS工艺 

分 类 号:TN47[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象