基于定时时序数字化的雷达定时器设计  

Radar Timer Based on Time Sequence Digitization

在线阅读下载全文

作  者:郭瑞[1] 

机构地区:[1]中国电子科技集团公司第二十研究所,西安710068

出  处:《现代导航》2011年第5期371-373,共3页Modern Navigation

摘  要:定时时序数字化是一种新的定时器设计方法,文中先对定时时序的特点进行分析,再介绍定时时序的时间分割方法以及数字化的方法,最后结合MPU+FPGA的硬件设计模式实现了一种比较稳定规范的雷达定时器设计模式,缩短了设计周期,提高了设计质量,满足了雷达定时器设计的通用性的需求。A method of digitalizing the time sequence of timer is a new timer design of radar. The paper describes the characteristics of the time sequence of the timer and a method of digitalizing the time sequences of timer that have marked the time value. In combination with the hardware design model of MPU+FPGA, the more stable and standardized radar timer is performed. The application of the method to radar timer design can shorten the design period, improve the quality and share in radar timer design.

关 键 词:雷达周期 定时信号 时间分割 数字化 微处理器 

分 类 号:TN953[电子电信—信号与信息处理]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象