高速BCH编码译码器的设计  

High-Speed BCH Codec Design

在线阅读下载全文

作  者:程彪[1,2] 杨波[1,2] 

机构地区:[1]山东省网络环境智能计算技术重点实验室,山东济南250022 [2]济南大学信息科学与工程学院,山东济南250022

出  处:《济南大学学报(自然科学版)》2012年第1期1-5,共5页Journal of University of Jinan(Science and Technology)

基  金:山东省自然科学杰出青年基金(JQ200820)

摘  要:针对闪存(flash)因制造工艺的不断提高而导致其内部数据区随机错误不断增加的现象,设计并实现一种高速BCH编码译码器,通过BCH编码技术对flash中的随机错误进行纠错,以达到错误检测与纠错的目的。实验结果显示优化设计的BCH(4 224,4 096)编码译码器可以工作在25 MHz的工作频率下,其单页数据(512 Byte)的纠错能力从普遍的3 bit提高到15 bit,从而提高了flash数据存储与读取的可靠性。As random errors in flash memory increase with the progress of flash manufacture process, a high-speed BCH codec to correct random errors in flash memory is designed. Experiment results show that the optimized BCH (4 224,4 096) eodec can run at a frequency of 25 MHz,and its error correction capability increases to fifteen bits in one page (512 Byte) from normally three bits per page. The codec enhances data reliability stored in flash.

关 键 词:BCH 闪存 纠错能力 可靠性 

分 类 号:TP399[自动化与计算机技术—计算机应用技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象