检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:白先民[1] 张彦军[1] 刘龙飞[1] 任伟[1] 周振[1]
机构地区:[1]中北大学电子测试技术国防科技重点实验室,山西太原030051
出 处:《计算机测量与控制》2011年第12期3140-3142,共3页Computer Measurement &Control
基 金:国家自然科学基金资助项目(60871041)
摘 要:在电子对抗技术中,数字射频存储器(DRFM)是其中的核心部分;文中设计中给出了一种基于FPGA控制的数字射频存储器的实现方法,首先通过正交下变频组件将1.8GHz~2.2GHz的射频信号转变为两路正交的中频信号,经过相位量化处理后进行存储;信号还原的过程与之正好相反,由FPGA控制DDS芯片产生30kHz的多普勒频移信号,然后与FPGA产生的两路正交信号进行混频,最后再将信号上变频为1.8GHz~2.2GHz的射频信号后输出;此时的信号已经叠加了多普勒频移信息。In the electronic warfare technology, the digital radio frequency memory (DRFM) is the core of all the parts. This paper pres ents a digital radio frequency memory based on the control by FPGA. Firstly, the radio-frequency signal is down--converted into two channels quadrature IF signal from the RF signal. And then the IF signal is stored after phase quantization process. The signal restoring process is just the opposite. The doppler shift signal of 80kHz produced DDS chip, controlled by FPGA, is mixed with two quadrature signals generated by FPGA. Finally, the output signal is upconverted to 1. 8GHz-2. 2GHz RF signal. At this point, the RF signal has been superimposed on the doppler frequency shift information.
分 类 号:TH873.7[机械工程—仪器科学与技术]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.200