检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:周磊[1] 刘庆想[1] 李相强[1] 王邦继[1] 余义[1] 张健穹[1] 张艳荣[1] 李寒冰[1]
机构地区:[1]西南交通大学物理科学与技术学院,成都610031
出 处:《强激光与粒子束》2011年第11期3099-3102,共4页High Power Laser and Particle Beams
基 金:中央高校基本业务费专项基金项目(SWJTU09ZT38)
摘 要:采用VHDL语言设计了一种基于现场可编程门阵列(FPGA)的步进电机控制器IP核,并在QuartusⅡ软件中进行了编译和仿真。该控制器采用了控制参数在线计算模块,使得阵列中每台步进电机都可以根据对应单元的相移量推算出各自的升降频曲线及脉冲发送时刻,从而保证阵列中各个电机的转动角度保持一定的关系,同时能有效地降低步进电机失步的风险。该控制器采用编码器反馈信息处理模块,对步进电机失步进行判断和校正。编译结果显示:通过合理设定数据位宽、重复利用乘法器、合理利用相邻脉冲发送间隔,控制器可以有效降低进行实时参数计算时的硬件资源使用量。测试结果表明,该控制器可以实现阵列天线波束连续跟踪。This article uses VHDL to design a stepping motor control IP core based on FPGA which has been compiled and simulated in Quartus Ⅱ.This core calculates control parameters online,enabling every motor in the array to figure out its velocity profile and moments to send pulses in real time.At the same time,it can reduce the risk of losing steps.This IP core can handle the feedback signals from the encoder to judge and regulate step losses.The compilation result shows this IP core reduces the hardware resource consumed in real time calculation.The simulation result shows this IP core can achieve array antenna successive scanning.
分 类 号:TP29[自动化与计算机技术—检测技术与自动化装置]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.28