检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:刘诚毅[1,2] 桂延宁[1,2] 杨燕[1,2] 胡建军[1,2]
机构地区:[1]机电动态控制重点实验室,陕西西安710065 [2]西安机电信息研究所,陕西西安710065
出 处:《探测与控制学报》2011年第5期56-58,63,共4页Journal of Detection & Control
摘 要:针对传统单一的AES(高级加密标准)加密方法不能对标准帧格式的基带数据流进行全帧加密的缺点,提出一种将两个加密方法相结合的加密方式。在FPGA(现场可编程门阵列)平台上,通过综合使用AES和RC4(对称流密码)两种加密方式,来对标准帧格式的基带数据码流进行加密和解密。采用Verilog硬件描述语言对综合后的算法进行仿真表明:基于FPGA的数据加密、解密系统能够在不改变帧结构的前提下稳定、高效地完成基带数据流加密和解密工作。The traditional single AES(Advanced Encryption Standard) encryption method could not encrypt the baseband data stream with standard frame format. To solve the problma, a encryption method which combining two methods of encryption was proposed On the FPGA (field prograrmmble gata arry) platform, the baseband data stream was encrypted and decrypted by the integration of AES and RCA. Verilog hardware description language was adopted to carry out the algorithm Simulation result indicated that the FPGA-based data encryption and decryption syst^n could, without changing the frame structure,complete the baseband data stream encryption and decryption in a stable and efficient manner.
分 类 号:TN914[电子电信—通信与信息系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.15