检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:哈钱钱[1] 叶凡[1] 陈迟晓[1] 朱晓石[1] 李宁[1] 任俊彦[1]
机构地区:[1]复旦大学专用集成电路与系统国家重点实验室,上海201203
出 处:《固体电子学研究与进展》2011年第6期606-612,共7页Research & Progress of SSE
基 金:国家科技重大专项资助项目(2009ZX03006-007-01;2009ZX03006-009)
摘 要:针对OFDM-UWB标准超宽带收发系统中数模转换器(DAC)的要求,设计了一款8位650MHz采样速率电流驱动型数模转换器(Current-steering DAC)。为了提高静态性能,本设计通过蒙特卡洛分析确定电流源最佳尺寸并采用双中心版图技术;为了提高动态性能,文中采用共源共栅电流源结构,对开关电压降摆幅处理并在数字输入端前加入插值滤波器。测试结果表明,DAC的积分非线性(INL)和差分非线性(DNL)分别为0.3LSB和0.41LSB,650MHz转换速率下带内奈奎斯特无杂散动态范围(SFDR)为41dB。整体面积为1.8cm×1.3cm,其中DAC面积为0.8cm×0.8cm。To be applied in the MB-OFDM UWB System, an 8 bit 1-G samples/s currentsteering DAC is designed in this paper. To improve the static performanee, the eurrent source transistor size is decided by the Monte Carlo analysis and the double centroid layout technique is used to achieve a high frequency performance, the eascode current source is used, the voltage swing of the switch transistor is reduced and the interpolation filter is added in the front digital part. The measured integral nonlinearity (INL) and differential nonlinearity (DNL) are 0.3 LSB and 0.41 LSB, respectively, and the measured Nyquit spurious free dynamie range (SFDR) is 41 dB for signals in band width at 650 MS/s clock. The whole area is 1.8 cm×1.3 cm and the DAC's area is 0.8 cm×0.8 cm.
关 键 词:超宽带技术 电流驱动型 高速数模转换器 插值滤波器
分 类 号:TN713[电子电信—电路与系统] TN431
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.49