基于FPGA的数字基带传输位同步恢复  被引量:3

FPGA Implementation of Bit Synchronization Circuits for DigitalBaseband Transmission

在线阅读下载全文

作  者:梁芳[1] 

机构地区:[1]陕西理工学院,陕西汉中723003

出  处:《无线电工程》2011年第12期21-22,共2页Radio Engineering

摘  要:提出了一种基于全数字锁相环提取数字基带传输位同步时钟的设计方案,该方案采用环路鉴相器产生误差信号控制本地位同步电路的添加/扣除门在时钟输出的脉冲序列中附加或扣除1个或几个脉冲实现同步。给出了该方案的整体电路,并经VHDL程序设计,在MaxplusⅡ环境下做了时序仿真,从仿真结果分析了设计方法可实现数字基带传输位同步时钟的提取。The FPGA Implementation of bit synchronization circuits for digital baseband transmission is proposed. Extracting method for timing pulse by phase detector error to control synchronized clock phase is discussed. A realization scheme based on FPGA is introduced in detail and the simulation waveform is elucidated. This design method is easy to implement and suitable for high speed applications.

关 键 词:FPGA 位同步 全数字锁相环 

分 类 号:TN391.9[电子电信—物理电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象