时钟边沿可控双边沿触发器设计及其应用  被引量:1

Design of clock edge controllable dual edge-triggered flip-flop and its application

在线阅读下载全文

作  者:徐扬[1] 沈继忠[1] 雷路路[1] 

机构地区:[1]浙江大学电子电路与信息系统研究所,浙江杭州310027

出  处:《电路与系统学报》2011年第6期13-18,共6页Journal of Circuits and Systems

基  金:国家自然科学基金资助项目(61071062)

摘  要:本文设计了时钟边沿可控双边沿触发器,在传统的双边沿触发器内部增加时钟控制电路,实现对单个时钟边沿的控制。同时,提出了基于隔态封锁技术的时序电路设计方法,可封锁时钟信号中所有冗余边沿的触发行为。HSPICE模拟与能耗分析证明,本文设计的电路不仅能够封锁所有的冗余时钟边沿的触发,而且可以简化组合电路部分的设计,从而实现更低的系统功耗。The design of clock edge controllable dual edge-triggered flip-flop is proposed. And a novel method for low power sequential circuit design is proposed, which restraints all the redundant behaviors of the clock signal using alternate restraining technique. HSPICE simulation shows that proposed designs can simplify the circuit structure and have lower power dissipation compared to existing designs.

关 键 词:低功耗 门控时钟 时钟边沿可控双边沿触发器 隔态封锁 

分 类 号:TN432[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象