基于CPLD的高频电路多功能时钟模块设计  

Design of Multi-function Clock Module In the High Frequency Circuit Using CPLD Technique

在线阅读下载全文

作  者:杨龙 杨威[2] 

机构地区:[1]东软派斯通医疗系统有限公司,辽宁沈阳110179 [2]东软集团(大连)有限公司,辽宁大连116085

出  处:《大众科技》2012年第1期233-235,共3页Popular Science & Technology

摘  要:文章介绍了一种基于CPLD的高频电路的多路不同频率同步时钟输出模块的设计方法,采用单一高频时钟作为时钟源输入,通过CPLD的分频电路设计实现输出多路不同频率同步时钟,利用有限状态基设计实现CPLD的外部控制接口,实现对CPLD输出时钟频率的任意调节。有效满足复杂的高频电路设计中需要提供多路不同频率同步时钟的要求。the paper introduce a design of clock module with multiple different frequency clock outputs ,use a single high speed clock signal as input, realize multiple different frequency clock Outputs using clock division circuits of CPLD, realize clock module control interface using Finite State Machines of CPLD in order to adjust the frequency outputs of clock module. All can be done to satisfy the different frequency synchro clock outputs in the complicated high frequency circuit.

关 键 词:CPLD 时钟分频 有限状态基 

分 类 号:TN77[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象