在Altera的FPGA中实现高速Link口的时序约束方法  被引量:3

Constraining Multiple High-Speed Link Ports in Altera's FPGA

在线阅读下载全文

作  者:刘垚[1] 王维[1] 巩玉振[1] 蔡惠智[1] 

机构地区:[1]中国科学院声学研究所,北京100190

出  处:《测控技术》2012年第1期116-120,共5页Measurement & Control Technology

摘  要:在FPGA内部布线资源有限的情况下,将多路TS201 Link口的接口逻辑约束在FPGA固定的区域内并使它达到较高的传输速度,是一件很困难的事情。在Altera的FPGA开发中,正确地利用SDC(synop-sys design constraints)时序约束方法和TimeQuest时序分析器可以使这件事情变得容易。详细地讲述了在FPGA中对多路全双工Link口的接口逻辑进行时序约束的方法,并使Link口的传输速度达到300 MB/s。It is difficult to realize multiple TS201 Link port logic in certain area of an FPGA and make sure that each Link port logic could operate at a relatively high speed.Accurately using SDC timing constraints and TimeQuest timing Analyser could make it easier.A concrete timing constraint method was presented to realize multiple full-duplex Link port logic at a speed of 300 MB/s.

关 键 词:LINK口 FPGA 时序约束 TimeQuest时序分析器 

分 类 号:TP271.82[自动化与计算机技术—检测技术与自动化装置]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象