检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
出 处:《测控技术》2012年第1期116-120,共5页Measurement & Control Technology
摘 要:在FPGA内部布线资源有限的情况下,将多路TS201 Link口的接口逻辑约束在FPGA固定的区域内并使它达到较高的传输速度,是一件很困难的事情。在Altera的FPGA开发中,正确地利用SDC(synop-sys design constraints)时序约束方法和TimeQuest时序分析器可以使这件事情变得容易。详细地讲述了在FPGA中对多路全双工Link口的接口逻辑进行时序约束的方法,并使Link口的传输速度达到300 MB/s。It is difficult to realize multiple TS201 Link port logic in certain area of an FPGA and make sure that each Link port logic could operate at a relatively high speed.Accurately using SDC timing constraints and TimeQuest timing Analyser could make it easier.A concrete timing constraint method was presented to realize multiple full-duplex Link port logic at a speed of 300 MB/s.
关 键 词:LINK口 FPGA 时序约束 TimeQuest时序分析器
分 类 号:TP271.82[自动化与计算机技术—检测技术与自动化装置]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.249