高性能双精度浮点除法器研究  被引量:2

Study on Double Precision Floating Point Division

在线阅读下载全文

作  者:王晨旭[1,2] 张凯峰[1] 刘康[1] 喻明艳[2] 

机构地区:[1]哈尔滨工业大学(威海)微电子中心,威海264209 [2]哈尔滨工业大学微电子中心,哈尔滨150001

出  处:《微处理机》2011年第6期1-5,共5页Microprocessors

摘  要:以IEEE 754标准为基础,完成了双精度浮点除法器的设计。整个设计包括预处理、指数减、尾数除、规格化、舍入判断、溢出判断和异常处理六部分。在尾数除部分用了SRT基4算法和改进的全并行基4、基8、基16和基256这5种不同的除法算法来实现。并分析了仿真和逻辑综合的结果,它们各自有不同的优点,可以适用不同的场合。如果综合考虑时钟周期数、时延、面积等方面的因素,全并行基8和基16算法是比较理想的选择。Based on the IEEE754 standard, a double precision floating point division is designed. The whole design include six parts, which are preprocess, exp_sub, fra_div, format_rounding, overflowing and exception. The fra_div is implemented by five different arithmetic, which include SRT radix -4, improved parallel radix - 4, radix - 8, radix - 16 and radix - 256. This paper also analyses the result of the simulation and logic synthesis, and find out they can be used on different places because of their virtue. If considering factors of clock, delay and area,parallel radix- 8 and radix- 16 arithmetic is perfect choice.

关 键 词:除法器 算法 SRT基4 并行 

分 类 号:TN432[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象