检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:白峻[1] 王海燕[1] 申晓红[1] 闫永胜[1]
出 处:《计算机测量与控制》2012年第1期173-176,共4页Computer Measurement &Control
基 金:"十一五"国防预研基金(51305050202)
摘 要:设计了一种用于目标识别与定位的基于FPGA和多DSP的多总线并行处理器,其特征在于将FPGA作为系统数据缓存、通信与控制中枢,以此为核心,通过数据与控制总线联接端口控制CPLD芯片,通过EMIF总线分别联接DSP(A)、DSP(B)和DSP(C)处理芯片;端口控制CPLD芯片的输入端联接多路并行ADC模数转换芯片,输出端口联接LCD输出显示模块;有源晶体振荡器与FP-GA芯片联接,FPGA芯片将有源晶体振荡器分为4路时钟信号输出,分别输出到CPLD和3片DSP芯片;设计改进了传统采用单DSP搭建信号处理器模式,实际测试的系统内部数据传输速度达到100M,系统最大处理能力可以达到7200MIPS,具有功能强、性能指标高、结构紧凑的优点。A Multi-bus Parallel Processor based on FPGA and Multi-DSP is designed for target identification and location.The Features can be seen as follow.The FPGA,which controls CPLD chip via the data and control connection bus,is utilized as the data cache of the system,communication and control center.It is connected to the DSP(A),DSP(B) and DSP(C) respectively through the EMIF bus.In the aspect of control chip CPLD,the input ports are connected to the ADC and the output ports are connected to the LCD display module.Besides,FPGA generates 4 clock signals to CPLD and 3 DSP in order to synchronize the different chips.This paper improves the past single DSP to build the signal processor,with the advantages of strong function,high performance and compact structure.The system internal data transmission speed to 100M by actual testing,and can achieve maximum processing capacity of 7200 MIPS.
分 类 号:TB911.7[一般工业技术—计量学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.188