数字锁相放大器的实现研究  被引量:16

Research on digital lock-in amplifier

在线阅读下载全文

作  者:赵俊杰[1] 郝育闻[1] 郭璐璐[1] 金明录[1] 

机构地区:[1]大连理工大学电子信息与电气工程学部,辽宁大连116023

出  处:《现代电子技术》2012年第3期191-195,198,共6页Modern Electronics Technique

摘  要:基于DSP设计了一种采样频率可控的数字锁相放大器。针对数字锁相放大器对低通滤波器性能的要求,采用CIC和降采样的方法,实现了一种高效的窄带低通滤波器。测试结果表明,在采样频率为500kHz时,低通滤波器的通带截止频率可达0.5Hz;当输入信号幅度为5~150mV时,系统测试的相对误差小于0.5%;当输入信号幅度为1~50μV时,系统测试的相对误差小于2%;同时系统在1~120kHz的工作范围内,具有较好的一致性。A novel digital lock-in amplifier whose sample frequency can be varied, is proposed based on digital signal process. The CIC filter and decimation method are introduced in the design to realize an efficient narrow band low pass fiher. The experiment result shows: when the sample frequency if 500 kHz, the cutoff frequency can reach to 0.5Hz; when the am- plitude of the input is 5-150 mV, the relative error is less than 0.5% when the amplitude of the input is 1-50 μV, the relative error is less than 2%. The system has good consistency from 1 kHz to 120 kHz.

关 键 词:锁相放大器 采样率 积分梳状滤波器 降采样 

分 类 号:TN713.734[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象