一个低功耗1G-samples/s,6-bit折叠插值ADC芯片设计  

A low power 1G-samples/s,6-bit folded interpolation ADC integrated circuit design

在线阅读下载全文

作  者:李政[1] 张盛[1] 刘萌萌[2] 杨津[1] 林孝康[1] 

机构地区:[1]清华大学深圳研究生院,广东深圳518055 [2]清华大学微纳电子系,北京100084

出  处:《电路与系统学报》2012年第1期1-4,共4页Journal of Circuits and Systems

基  金:国家863项目;名称:超宽带SoC芯片设计及组网试验(2007AA01Z2B32)

摘  要:本文提出了一种具有高线性度的折叠,插值结构数模转换器(ADC)。与高速并行数模转换器(Flash ADC)相比较,该结构具有面积小,功耗低的特点,适用于低功耗超宽带(UWB)接收机中。本文对电路各部分进行了设计,并在SMIC 0.18μm工艺下完成了版图设计和后仿真。版图核心电路面积(不包括PAD)仅为0.45mm2,在1G samples/s采样率,输入信号为488.77MHz时,总功耗仅为57mW,有效位(ENOB)达到5.74bits。A high-linearity folded interpolation anolog-to-digital converter (ADC)is proposed, which has less area and lower power consumption than high-speed full-parallel ADC (Flash ADC), suitable for low-power ultra-wideband (UWB) receiver. All parts of this circuit are designedl and the layout design and post simulation are performed with SMIC 0.18μm process. Layout core area (without pads) is only 0.45mm^2. The total power consumption is only 57mW at the sample rate of 1G samples/s and input signal frequency of 488.77MHz, and the effective number of bits (ENOB) achieves 5.74 bits.

关 键 词:低功耗 高线性度缓冲器 折叠 电流插值 超宽带接收机 

分 类 号:TN792[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象