可重构哈希算法芯片的设计与实现  被引量:1

Design and Implementation of Reconfigurable Hash Chip

在线阅读下载全文

作  者:王远[1] WANG Yuan (Jiangnan Institute of Computing Technology, Wuxi 214000, China)

机构地区:[1]江南计算技术研究所,江苏无锡214000

出  处:《电脑知识与技术》2012年第2期821-824,845,共5页Computer Knowledge and Technology

摘  要:该文在研究MD4、MD5和SHA1算法的基础上,通过迭代表达式的变换,统一了这三种算法的表达式,设计了一款可同时实现这三种算法的可重构哈希算法芯片。该文给出了这一实现的硬件架构,并进行了优化以获取更高的吞吐率。最后在FPGA上对芯片原型进行了实现,给出了验证结果。Based on the research of MD4, MD5, SHA1 algorithm, we unify the expression of three algorithms through transformations of the iterative expression. And then we design a reconfigurable hash algorithm chip that can also achieve the three algorithms. This paper presents the structure of this method and optimizes the realization in order to get higher throughput rate. Finally we realize the reconfigurable Hash algorithm on FPGA and give the results.

关 键 词:MD4 MD5 SHA1 可重构哈希算法芯片 

分 类 号:TP301[自动化与计算机技术—计算机系统结构;自动化与计算机技术—计算机科学与技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象