基于FPGA的高速实时数据采集系统设计  被引量:4

Design of high speed real-time data acquisition system based on FPGA

在线阅读下载全文

作  者:张秋云[1] 王黎[1] 高晓蓉[1] 王泽勇[1] 郭建强[1] 

机构地区:[1]西南交通大学光电工程研究所,四川成都610031

出  处:《现代电子技术》2012年第7期69-72,76,共5页Modern Electronics Technique

摘  要:设计的基于FPGA的高速实时数据采集系统,可控制6路模拟信号的采集和处理,FPGA中的6个FIFO对数据进行缓存,数据总线传给DSP进行实时处理和上传给上位机显示。程序部分是用Verilog HDL语言,并利用QuartusⅡ等EDA软件进行仿真,验证了设计功能的正确性。A high speed real-time data acquisition system based on FPGA is designed.The process of system is that six original analog signals are collected and processed,and stored in the FIFOs memories in the FPGA,then shifted to the DSP for real-time processing through the data bus,finally uploaded to the host display.The procedure is programed with Verilog HDL language and simulated with QuartusⅡ and other EDA software in order to verify the correctness of the design.Satisfactory results have been obtained.

关 键 词:FPGA VERILOGHDL FIFO 数据采集 

分 类 号:TN47-34[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象