检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:张秋云[1] 王黎[1] 高晓蓉[1] 王泽勇[1] 郭建强[1]
机构地区:[1]西南交通大学光电工程研究所,四川成都610031
出 处:《现代电子技术》2012年第7期69-72,76,共5页Modern Electronics Technique
摘 要:设计的基于FPGA的高速实时数据采集系统,可控制6路模拟信号的采集和处理,FPGA中的6个FIFO对数据进行缓存,数据总线传给DSP进行实时处理和上传给上位机显示。程序部分是用Verilog HDL语言,并利用QuartusⅡ等EDA软件进行仿真,验证了设计功能的正确性。A high speed real-time data acquisition system based on FPGA is designed.The process of system is that six original analog signals are collected and processed,and stored in the FIFOs memories in the FPGA,then shifted to the DSP for real-time processing through the data bus,finally uploaded to the host display.The procedure is programed with Verilog HDL language and simulated with QuartusⅡ and other EDA software in order to verify the correctness of the design.Satisfactory results have been obtained.
关 键 词:FPGA VERILOGHDL FIFO 数据采集
分 类 号:TN47-34[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.38