检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]盐城工学院电气工程学院,江苏盐城224051
出 处:《盐城工学院学报(自然科学版)》2012年第1期41-44,共4页Journal of Yancheng Institute of Technology:Natural Science Edition
摘 要:数字系统的时钟树走线最长,连接器件最多。单边沿触发的数字系统冗余的时钟边沿跳变必带来不容忽视的功率浪费。针对FPGA/CPLD中触发器均是单边沿触发的特点,用延时法、单稳态触发器法与采样法对时钟进行倍频处理,实现了系统的双边沿触发。在同样的时钟触发下,系统功耗大大降低,且系统数据处理速度提升一倍。Digital clock tree routing system is the longest,most connected devices.Redundant clock edge transition of single-edge triggered digital system will bring power waste that can not be ignored.For the characteristics,all triggers in FPGA/CPLD are single edge-triggered flip-flops,in this paper,by the delay method,monostable trigger method and the sampling method,to double clock frequency and achieve double-edge triggered system.With the same clock,the system power consumption is substantially reduced,and the system data processing speed is doubled.
分 类 号:TN47[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.117