非系统RS(31,19)编译码算法研究与FPGA实现  

Encoding and Decoding Algorithm for Nonsystematic RS Codes and FPGA Implementation

在线阅读下载全文

作  者:宋英杰[1] 

机构地区:[1]中国电子科技集团公司第二十研究所,西安710068

出  处:《现代导航》2012年第2期142-147,共6页Modern Navigation

摘  要:针对战术数据链系统低时延数据传输需求,提出一种适用于数据链系统的信道编码方案—非系统缩短码RS(31,19)。本文从MS多项式的观点讨论了非系统RS码的编码和译码算法,并对缩短RS码的编译码算法进行了研究。最后在FPGAEP3SE110上采用了一种改进的BM算法,成功实现RS(31,19)编译码复杂算法,有效提高了译码速度,简化了数据链系统硬件设计。Aiming at the demand of low latency transmission in tactical data link, one channel coding scheme which called nonsystematic shortened length RS (31, 19) codes is presented in this paper. The encoding and decoding algorithm of nonsystematic RS codes and shortened RS codes are discussed based on MS polynomial. Finally, a developed BM algorithm is used to improve the velocity of decoding and simplify the hardware design of data link, complex encoding and decoding algorithm of RS (31, 19) is implemented in the Altera's FPGA EP3SE110 successfully.

关 键 词:RS码 非系统 编码 译码 FPGA 

分 类 号:TN762[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象