支持超低噪声底限及附加抖动的时钟缓冲器  

在线阅读下载全文

出  处:《今日电子》2012年第5期61-61,共1页Electronic Products

摘  要:CDCLVC1310 LVCMOS时钟缓冲器可在晶振模式下实现169dBc/Hz的相位噪声底限。LMK00101/05支持高灵活输出电压电平配置,可对该系列实现有力补充。LMK00301/04/06/08差分端系列支持51fs超低附加抖动。

关 键 词:缓冲器 超低噪声 时钟 抖动 相位噪声 电压电平 晶振 

分 类 号:TN722.77[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象