一种增益自举运算放大器的分析与优化设计  

Analysis and optimization design of a gain-boosted cascade CMOS amplifiers

在线阅读下载全文

作  者:刘磊[1] 李晓潮[1,2] 郭东辉[1,2] 张维琛[1] 林志伦[1] 

机构地区:[1]厦门大学电子工程系,福建厦门361005 [2]福建省集成电路设计工程技术研究中心,福建厦门361005

出  处:《电子技术应用》2012年第6期47-50,共4页Application of Electronic Technique

基  金:厦门市科技计划项目(3502Z20093002);福建省高校产学合作科技重大项目(2010H6026)

摘  要:基于开关电容的流水线ADC设计中,运算放大器的建立时间和精度是关键指标。而增益自举运算放大器的建立时间分析比较复杂。本文通过理论推导和模型简化的方法分析其主运放和辅助运放的单位增益带宽及相位裕度对建立时间的影响。提出了一种P型与N型传输函数相同的辅助运放电路,并以此设计了一个高速、低功耗的自举运算放大器。In switched-capacitor circuits, settling time and accuracy are critical issues for CMOS amplifiers. In gain-boosted cascade amplifiers (GBCA), the gain bandwidth product and phase margin of main and boosting amplifiers need to be optimized for the minimum settling time. In order to simplify the optimum criteria and achieve better performance, we choose the cascade structure for boosting amplifiers with the same transfer function. Based on the analysis and optimization of this GBCA structure, we present a low-power consumption and fast-settling time CMOS amplifier design.

关 键 词:增益自举 建立时间 开关电容电路 

分 类 号:TN432[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象