基于可重构计算技术的ASIP设计与实现  被引量:1

Design and realize for ASIP based on reconfigurable computing

在线阅读下载全文

作  者:宋奂寰[1] 王树宗[1] 邵利兵[1] 

机构地区:[1]海军工程大学兵器工程系,湖北武汉430033

出  处:《舰船科学技术》2012年第5期78-82,共5页Ship Science and Technology

基  金:国防973项目资助(613660202);中国博士后科学基金资助项目(200902668)

摘  要:为了加速计算密集或数据密集类算法,设计了Kahn线程定义的虚拟指令,以及嵌入式粗粒度可重构阵列流水线处理器的体系结构。通过指令流水线设计,实现虚拟指令的并行执行,将指令级并行扩展为线程级并行。系统运行时,采用订阅/发布机制作为可重构阵列的通信机制,利用可重构系统可重复配置的特点,提高了系统的计算效率。通过仿真实验验证了基于可重构计算技术的流水线处理器结构的有效性。In order to accelerate algorithm of computation-intensive and data-intensive, virtual instructions designed by Kahn thread and pipeline processor for embedded coarse-grained reconfigurable array are introduced. Instruction-level parallelism is extended to contain thread-level parallelism by design of instruction pipeline. Communication of reconfigurable array adopts subscribe/published mechanism. Finally, the simulation result validates the architecture of pipeline processor.

关 键 词:可重构计算 粗粒度可重构阵列 循环指令流水线 订阅/发布机制 

分 类 号:TP314[自动化与计算机技术—计算机软件与理论]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象