一种改进的层次化SOCs并行测试封装扫描单元  被引量:3

A Modified Parallel Wrapper Cell for Hierarchical SOCs Test

在线阅读下载全文

作  者:邓立宝[1] 乔立岩[1] 俞洋[1] 彭喜元[1] 

机构地区:[1]哈尔滨工业大学自动化测试与控制系,黑龙江哈尔滨150080

出  处:《电子学报》2012年第5期949-954,共6页Acta Electronica Sinica

基  金:国家自然科学基金青年科学基金(No.61102036)

摘  要:测试封装是实现SOC内部IP核可测性和可控性的关键,而扫描单元是测试封装最重要的组成部分.然而传统的测试封装扫描单元在应用于层次化SOCs测试时存在很多缺点,无法保证内部IP核的完全并行测试,并且在测试的安全性,功耗等方面表现出很大问题.本文提出一种改进的层次化SOCs测试封装扫描单元结构,能够有效解决上述问题,该结构的主要思想是对现有的扫描单元进行改进,实现并行测试的同时,通过在适当的位置增加一个传输门,阻止无序的数据在非测试时段进入IP核,使得IP核处于休眠状态,保证了测试的安全性,实现了测试时的低功耗.最后将这种方法应用在一个工业上的层次化SOCs,实验分析表明,改进的测试封装扫描单元比现有扫描单元在增加较小硬件开销的前提下,在并行测试、低功耗、测试安全性和测试覆盖率方面有着明显的优势.Test wrapper, which to make IP cores in SOC measurable and controllable, is the key architecture, and its impor- tant part is wrapper cell. Traditional test wrapper has many shortcomings, such as parallel test, test secure and test power, when used in hierarchical SOCs. This paper presented a modified test wrapper design for embedded IP cores, which only inserted a CMOS transmission gate to the test wrapper cell to eliminate the precarious effect to IP cores,to make the IP cores dormancy. Experiments on an industly hierarchical SOCs show that the proposed test wrapper ceil not only takes less area overhead and time delay, but also make test parallel, secure and fully, thus decreases the dynamic test power during scan shifting.

关 键 词:层次化SOCs 测试封装扫描单元 并行测试 低功耗 

分 类 号:TP391[自动化与计算机技术—计算机应用技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象