检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]北京大学微电子学系,北京100871 [2]北京大学深圳研究生院集成微系统科学工程与应用重点实验室,深圳518055
出 处:《北京大学学报(自然科学版)》2012年第3期381-385,共5页Acta Scientiarum Naturalium Universitatis Pekinensis
基 金:国家自然科学基金(90207018;60576030);国家科技重大专项(2009ZX02027)资助
摘 要:提出一种基于累积分布函数(CDF)的抖动测量方法,以解决在测试高频时钟信号抖动中遇到的延迟器件不匹配、占用芯片面积过大和受高频振荡信号限制等问题。采用65 nm CMOS工艺完成了测试电路的设计和功能模拟,模拟结果表明该电路可用于测量2.5 GHz时钟抖动值,抖动测量精度达到1 ps。The authors present a new on-chip jitter measurement method based on cumulative distribution function(CDF) to solve the problem of the mismatch of the delay line,taking up too much chip area and limited by high frequency oscillator signal,which are encountered in measuring multi-GHz clock jitter.The complete circuit is designed and implemented based on the 65 nm CMOS process.The simulation results show that the circuit is able to operate at 2.5 GHz and achieves a timing resolution up to 1 ps.
分 类 号:TN407[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.93