基于深亚微米工艺的高速高匹配低功耗ADC的设计  

在线阅读下载全文

作  者:吴宾 杨伟民 王浩南[2] 

机构地区:[1]上海集成电路技术与产业促进中心 [2]北京大学上海微电子研究院

出  处:《中国集成电路》2012年第6期64-68,73,共6页China lntegrated Circuit

摘  要:本文介绍了一款基于65纳米工艺研制的、采样频率可达到2GHz的、结构新颖的高速、高匹配、低功耗的ADCIP核设计,文中着重阐述了这款ADC的设计目标、功能要求、设计方法、系统结构和关键技术,对设计中的关键问题进行了分析,并给出了这款FLASHADC中核心模块的设计和仿真结果,现已完成了该ADCIP核的核心模块设计和仿真。这款ADC核可应用于高速互联网、无线数据传输、超高速信号处理等需要高速模数转换和中等处理精度的应用领域。

关 键 词:高速 高匹配 低功耗 ADC IP 

分 类 号:TN792[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象