一种具有掉电数据保持功能的触发器设计  

Design of a Flip-flop with Power Failure Data Retention

在线阅读下载全文

作  者:张怡云[1] 陈后鹏[1] 王倩[1] 许伟义[1] 金荣[1] 宋志棠[1] 

机构地区:[1]中国科学院上海微系统与信息技术研究所,信息功能材料国家重点实验室,纳米技术研究室,上海200050

出  处:《微电子学与计算机》2012年第7期4-7,共4页Microelectronics & Computer

基  金:国家重点基础研究发展计划(2010CB934300;2011CBA00607;2011CB932800);国家集成电路重大专项(2009ZX02023-003);国家自然科学基金项目(60906004;60906003;61006087;61076121);上海市科委项目(1052nm07000)

摘  要:提出了一种用相变器件作为可擦写存储单元的具有掉电数据保持功能的触发器电路.该触发器由四部分组成:具有恢复掉电时数据的双置位端触发器DFF、上电掉电监测置位电路(Power On/Off Reset)、相变存储单元的读写电路(Read Write)和Reset/Set信号产生电路,使之在掉电时能够保存数据,并在上电时完成数据恢复.基于0.13μm SMIC标准CMOS工艺,采用Candence软件对触发器进行仿真,掉电速度达到0.15μs/V的情况下,上电时可以在30ns内恢复掉电时的数据状态.A flip-flop with power failure data retention,using phase change material as rewritable storage units,is proposed.The flip-flop consists of four parts: a double set DFF with the function of power failure data retention,power on/off detector,read and write circuit of phase-change memory cell and Reset/Set signal generator.So that data can be saved when power is off and recovered when power is on.Based on 0.13 μm SMIC static CMOS process,the flip-flop is simulated in Candence.Under the condition of 0.15 μs/V power-down speed,data can be recovered in 30ns after power up.

关 键 词:相变存储器 掉电数据保持 触发器 双置位 

分 类 号:TN433[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象