检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]西北工业大学电子信息学院,陕西西安710072
出 处:《电子设计工程》2012年第15期1-4,共4页Electronic Design Engineering
基 金:国家"核高基"重大科技专项(2009zx01034-001-002-003)
摘 要:介绍几种常用的仿真器的设计方案,通过比较分析各自原理的优缺点,结合硬件性能,设计了基于ZWFcore的指令集仿真器ZWISS。通过对其CPU、多级存储单元、陷阱、内存管理单元(MMU)、存储保护系统(MPS)以及物理内存属性(PMA)的仿真,较完善地完成对ZWFcore的仿真。为DSP硬件评估、DSP算法实现提供了良好的软件模拟平台。This paper gives the designs of several common simulators ,through comparing and analysis of advantages and disadvantages of their principles ,and combine the performance of the hardware ,promote the design of instruction set simulator based on the ZWFcore systerm.Through simulating the CPU,multi-level memory cell,the trap,the memory management unit (MMU),memory protection system (MPS) and the physical memory attribute (PMA) of the simulator,give a better way to complete the ZWFcore simulation for the assessment of DSP hardware.The simulator provides a good software simulation platform for the DSP algorithm.
关 键 词:指令集仿真器 CPU 多级存储 内存管理单元 存储保护系统 物理内存属性
分 类 号:TP311[自动化与计算机技术—计算机软件与理论]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.15