功耗约束下的3D多核芯片芯核级测试调度算法  被引量:11

Test scheduling algorithm for core-based multi-core 3D stacked ICs under power constraints

在线阅读下载全文

作  者:王伟[1,2] 林卓伟[1,2] 陈田[1,2] 刘军[1,2] 方芳[3] 吴玺[1,2] 

机构地区:[1]合肥工业大学情感计算与先进智能机器安徽省重点实验室,合肥230009 [2]合肥工业大学计算机与信息学院,合肥230009 [3]合肥工业大学管理学院,合肥230009

出  处:《电子测量与仪器学报》2012年第7期591-596,共6页Journal of Electronic Measurement and Instrumentation

基  金:国家自然科学基金项目(No.61106037);国家高技术研究发展计划(863计划;No.2012AA011103);中央高校基本科研业务费专项资金资助;合肥工业大学研究生教改项目(YJG2010X10);合肥工业大学博士专项科研资助基金项目(No.2011HGBZ1285);计算机体系结构国家重点实验室开放课题(CARCH201101)

摘  要:三维堆叠集成电路测试中的一个关键的挑战是在功耗约束下,在绑定前测试和绑定后测试中,协同优化测试应用时间和测试硬件开销。将传统的二维芯片的绑定前和绑定后测试调度方法运用于三维堆叠集成电路的测试调度会导致测试应用时间的延长。我们分别针对未堆叠的集成电路和N(N≥2)层芯片堆叠的3D-SICs,提出了一种功耗约束下的测试调度优化算法。在ITC’02基准电路的实验结果表明,算法在功耗约束下,测试应用时间和测试数据寄存器个数分别减少多达33.8%和28.6%,证明算法能有效地权衡测试应用时间和硬件开销。A key challenge in 3-Dimension Stacked Integrated Circuits (3D-SICs) testing is to co-optimize the test application time and test hardware overhead in both pre-bond and post-bond test. Applying traditional test scheduling methods used for non-stacked chip testing where the same test schedule is applied both at wafer test and at final test to 3D-SICs, leads to unnecessarily high test application time. In this paper, a test scheduling optimization algorithms for non-stacked Ics and 3D-SICs with an arbitrary number of chips is proposed. The experimental results on the ITC'02 benchmark circuits show that the test application time and the number of test data register reduces up to 33.8% and 28.6% respectively. It proves that the proposed algorithm can effectively measure the test application time and reduce hardware overhead under power constraints.

关 键 词:测试调度 三维堆叠集成电路 测试结构 JTAG 过硅通孔 

分 类 号:TP391.7[自动化与计算机技术—计算机应用技术] TN9[自动化与计算机技术—计算机科学与技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象